前言:
今天你们对“ad10原理图里的vcc的net”大约比较关注,兄弟们都想要学习一些“ad10原理图里的vcc的net”的相关资讯。那么小编也在网络上搜集了一些对于“ad10原理图里的vcc的net””的相关文章,希望你们能喜欢,朋友们一起来学习一下吧!立题简介:
内容:介绍Altium Designer下,PCB布线DRC检查要点;
来源:实际使用得出;
作用:介绍Altium Designer下,PCB布线DRC检查要点;
PCB环境:Altium Designer 16.1.11;
日期:2018-05-25;
=====================分割线========================
立题详解:
对“AD”而言,最新版为“18版”,限于笔者电脑配置所限,本次使用的“PCB环境”为“Altium Designer 16.1.11”;
对“AD”的“布线”而言,首先必须保证“VCC”和“GND”连接有效,且能满足“设计需求”;
但是,对“PCB板”而言,随着“布线规模”不断增大,人力已很难时刻把握PCB布线的实时情况,因此可借助“DCR检查报告”,降低人为检查工作量;
1、DRC检查要点
对“AD”而言,分DRC检查要点有3个:
要点1:完成“GND覆铜”后,必须打开“所有网络显示”;
方法为:“View”-->“Connections”-->“Show All”;
要点2:完成“GND覆铜”后,一定要进行DRC检查,保证“无未连接的线/网络”;
要点3:对“AD”而言,对“隐藏线”,其不参与“未连接线的drc检测”;
原因:无论多粗的走线,大部分情况下,其走线线宽,与铜皮相比,并不占优势;
2、DRC检查实例-双层板
对“AD”而言,在“双层板”条件下,DRC检查截图如下:
方法为:“Tools”-->“Design Rule Check...”;
截图1:
截图2:
截图3:
结论:如上图所示,呈现出的DRC错误仍有500个,此部分警告主要是“布线规则冲突”导致的,对简单的PCB板,重点关注“Un-Routed Net Constraint ( (All) )”;
标签: #ad10原理图里的vcc的net